|
|
|||||||||||||||||
TKT-1500 ASIC-suunnittelu II, 5 op
|
Olli Vainio
| Luentoajat ja -paikat | Kohderyhmä, jolle suositellaan | |
| Toteutus 1 |
|
Harjoitustyö ja tentti.
Osasuoritusten pitää liittyä samaan toteutuskertaan
-
Perehtyä ASIC-piirien synteesin jälkeiseen (backend) suunnitteluun.
| Sisältöalue | Ydinaines | Täydentävä tietämys | Erityistietämys |
| 1. | Transistorit, johtimet ja parasiittiset komponentit integroiduissa piireissä | ||
| 2. | Floorplanning, kellopuun generointi, käyttöjännitteiden reititys ja epästabiilisuudet | ||
| 3. | Standardisolujen sijoittelu ja reititys, kytkentälistan ekstraktointi, backannotation | ||
| 4. | Solujen suunnittelu ja optimointi, ajoitusnäkökohdat, muistisolujen suunnittelu | ||
| 5. | Suuret järjestelmäpiirit, testaus |
| Tyyppi | Nimi | Tekijä | ISBN | URL | Painos,saatavuus... | Tenttimateriaali | Kieli |
| Kirja | Digital Integrated Circuits: A Design Perspective | J. M. Rabaey, A. Chandrakasan, and B. Nikolic | 0-13-120764-4 | 2nd edition, Prentice Hall, 2002. | Englanti | ||
| Verkkokirja | Application-Specific Integrated Circuits | M. J. S. Smith | 0-201-50022-1 | Englanti |
| Opintojakso | P/S |
| TKT-1212 Digitaalijärjestelmien toteutus | Pakollinen |
| TKT-1230 Digitaalitekniikan laboratoriotyöt | Pakollinen |
| TKT-1400 ASIC-suunnittelu I | Suositeltava |
Pidetään vain joka toinen vuosi.
| Kuvaus | Opetusmuodot | Toteutustapa | |
| Toteutus 1 | Luennot Harjoitukset Harjoitustyöt |
Lähiopetus: 0 % Etäopetus: 0 % Itseopiskelu: 0 % |