|
Opinto-opas 2014-2015
TIE-50100 Digitaalisuunnittelu, 5 op
|
Opetus
Opetusmuoto | P1 | P2 | P3 | P4 | Kesä | Luentoajat ja -paikat |
|
|
|
|
|
|
|
Kuvaus:
Miksi valitsen tämän kurssin? Tällä kurssilla opit suunnittelemaan digitaalisia järjestelmiä teollisuussovelluksiin ja –tuotteisiin. Erityisenä painotuksena on ohjelmoitavien logiikkapiirien (FPGA) käyttö toteutusalustana, sillä niiden käyttö kasvaa entisestään tulevaisuudessa, erityisesti kun niillä voi olla samalla piirillä jopa useita prosessoreita. Käytämme tällä kurssilla Alteran DE2 FPGA-kehitysalustaa, johon opit toteuttamaan niin logiikkaa kuin tilakoneitakin. Lisäksi opit hallitsemaan suorituskykyyn liittyvät ajoitusparametrit ja logiikan oikean toiminnan kannalta kriittiset suunnitteluvaihtoehdot ja rajoitukset. Huomaa, että saat oman DE2-laudan käyttöösi! Miten jatkan tästä eteenpäin? Tietotekniikan laitos on johtava sulautettujen moniprosessorijärjestelmien tutkimustyössä, ja tätä osaamista tarjoamme omaksuttavaksi myös sinulle. Siksi voit jatkaa saman alustan kanssa muilla kursseilla aina siihen asti, että sinulla on edistyksellinen moniprosessorijärjestelmä (MP-SoC) sisältäen reaaliaikakäyttöjärjestelmillä varustetut prosessorit, tehokkaan kommunikointiverkon ja VHDL-kielellä kuvattuja logiikkalohkoja. Tämän hallitset käytyäsi kurssin "System Design". Ennen sitä on kuitenkin opittava VHDL-laitteistonkuvauskielen käyttö, ja se tapahtuu kurssilla "Logiikkasynteesi", Yhteenvetona: tämän kurssin jälkeen osaat tehdä oikeita digitaalijärjestelmien toteutuksia, ja hallitset niihin liittyvät teoriat.
Vastuuhenkilö:
Timo Hämäläinen
Sakari Lahti
Esko Pekkarinen
Arto Perttula
Arvosteluasteikko:
Opintojaksolla käytetään numeerista arviointiasteikkoa (1-5)
Opetusmuodot:
Lähiopetuksen osuus: 0 %
Etäopetuksen osuus: 0 %
Opiskelijan itseopiskelun osuus: 0 %