Tampereen yliopisto
sakari.lahti [at] tuni.fi (sakari[dot]lahti[at]tuni[dot]fi)
Työtehtävät
University teacher in the field of digital logic design and computer engineering
Tutkimuskohteet
High-level synthesis of FPGAs, digital logic design
Tutkimusyksikkö
Unit of Computing Sciences
Tieteenalat
Computer engineering
Uusimmat julkaisut
An Efficient High-level Synthesis Implementation of the MUSIC DoA Algorithm for FPGA
Lahti, S., Aaltonen, T., Rastorgueva-Foi, E., Talvitie, J., Tan, B. & Hämäläinen, T. D., 2024, Proceedings - 2024 27th International Symposium on Design and Diagnostics of Electronic Circuits and Systems, DDECS 2024. IEEE, s. 142-147 6 Sivumäärä (IEEE International Symposium on Design and Diagnostics of Electronic Circuits & Systems).Tutkimustuotos: Konferenssiartikkeli › Tieteellinen › vertaisarvioitu
Leveraging Modern C++ in High-level Synthesis
Lahti, S., Rintala, M. & Hämäläinen, T. D., 2023, julkaisussa: IEEE Transactions on Computer-Aided Design of Integrated Circuits and Systems. 42, 4, s. 1123 - 1132Tutkimustuotos: Artikkeli › Tieteellinen › vertaisarvioitu
High-Level Synthesis Implementation of an Embedded Real-Time HEVC Intra Encoder on FPGA for Media Applications
Sjövall, P., Lemmetti, A., Vanne, J., Lahti, S. & Hämäläinen, T., 8 maalisk. 2022, julkaisussa: ACM Transactions on Design Automation of Electronic Systems. 27, 4, 34 SivumääräTutkimustuotos: Artikkeli › Tieteellinen › vertaisarvioitu
Implementation of a Nonlinear Self-Interference Canceller using High-Level Synthesis
Lahti, S., Hämäläinen, T., Pascual Campo, P., Anttila, L., Valkama, M. & Lampu, V., 21 lokak. 2020, 2020 IEEE International Symposium on Circuits and Systems (ISCAS). Sevilla: IEEE, s. 1-5 5 SivumääräTutkimustuotos: Konferenssiartikkeli › Tieteellinen › vertaisarvioitu
Are We There Yet? A Study on the State of High-level Synthesis
Lahti, S., Sjövall, P., Vanne, J. & Hämäläinen, T. D., toukok. 2019, julkaisussa: IEEE Transactions on Computer-Aided Design of Integrated Circuits and Systems. 38, 5, s. 898-911Tutkimustuotos: Artikkeli › Tieteellinen › vertaisarvioitu
Designing a clock cycle accurate application with high-level synthesis
Lahti, S., Vanne, J. & Hämäläinen, T. D., 2016, Industrial Electronics Society, IECON 2016 - 42nd Annual Conference of the IEEE. IEEETutkimustuotos: Konferenssiartikkeli › Tieteellinen › vertaisarvioitu
Real-scale Product Development on System Design Course
Hämäläinen, T. D., Sjövall, P., Virtanen, J., Lahti, S. & Vanne, J., syysk. 2016, Proceedings of the SEFI Annual Conference 2016. European Society for Engineering Education SEFITutkimustuotos: Konferenssiartikkeli › Tieteellinen › vertaisarvioitu
Integration of TTA processor tools to Kactus2 IP-XACT design flow
Matilainen, L., Lahti, S., Esko, O., Salminen, E. & Hämäläinen, T. D., 2012, NORCHIP 2012, 30th Norchip Conference, Copenhagen, Denmark, 12-13 November, 2012. Piscataway, NJ: IEEE, s. 1-6 6 Sivumäärä (NORCHIP).Julkaisun otsikon käännös :Integration of TTA processor tools to Kactus2 IP-XACT design flow Tutkimustuotos: Konferenssiartikkeli › Tieteellinen › vertaisarvioitu
Contrast changes in STM images and relations between different tunneling models
Nieminen, J., Lahti, S., Paavilainen, S. & Morgenstern, K., 2002, julkaisussa: Physical Review B. 66, 16, s. s. 165421- 1-9 9 SivumääräJulkaisun otsikon käännös :Contrast changes in STM images and relations between different tunneling models Tutkimustuotos: Artikkeli › Tieteellinen › vertaisarvioitu