Arto Oinonen
yliopisto-opettaja, järjestelmäpiirien suunnittelu
Tampereen yliopisto
arto.oinonen [at] tuni.fi (arto[dot]oinonen[at]tuni[dot]fi)
puhelinnumero+358469228313
Uusimmat julkaisut
Dynamic Resource Allocation for HEVC Encoding in FPGA-Accelerated SDN Cloud
Sjövall, P., Oinonen, A., Teuho, M., Vanne, J. & Hämäläinen, T. D., lokak. 2019, 2019 IEEE Nordic Circuits and Systems Conference (NORCAS): NORCHIP and International Symposium of System-on-Chip (SoC). IEEETutkimustuotos: Konferenssiartikkeli › Tieteellinen › vertaisarvioitu
Feasibility of FPGA accelerated IPsec on cloud
Vajaranta, M., Oinonen, A., Hämäläinen, T. D., Viitamäki, V., Markunmäki, J. & Kulmala, A., 1 marrask. 2019, julkaisussa: Microprocessors and Microsystems. 71, 102861.Tutkimustuotos: Artikkeli › Tieteellinen › vertaisarvioitu
Visualization of Dynamic Resource Allocation for HEVC Encoding in FPGA-Accelerated SDN Cloud
Sjövall, P., Teuho, M., Oinonen, A., Vanne, J. & Hämäläinen, T., 2019, 2019 IEEE International Conference on Visual Communications and Image Processing (VCIP). IEEETutkimustuotos: Konferenssiartikkeli › Tieteellinen › vertaisarvioitu
Feasibility of FPGA accelerated IPsec on cloud
Vajaranta, M., Viitamäki, V., Oinonen, A., Hämäläinen, T. D., Kulmala, A. & Markunmäki, J., 31 elok. 2018, 2018 Euromicro Conference on Digital System Design (DSD). IEEETutkimustuotos: Konferenssiartikkeli › Tieteellinen › vertaisarvioitu
Kvazaar 4K HEVC Intra Encoder on FPGA Accelerated Airframe Server
Sjövall, P., Viitamäki, V., Oinonen, A., Vanne, J., Hämäläinen, T. D. & Kulmala, A., 2017, Proceedings of 2017 IEEE International Workshop on Signal Processing Systems. IEEE, s. 1-6Tutkimustuotos: Konferenssiartikkeli › Tieteellinen › vertaisarvioitu